Junnan Shan

Dottorato in Ingegneria Elettrica, Elettronica E Delle Comunicazioni , 33o ciclo (2017-2020)

Dottorato concluso nel 2021

Tesi:

Performance and Power Optimization of Multi-kernel Applications on Multi-FPGA Platforms (Abstract)

Tutori:

Mario Roberto Casu Luciano Lavagno

Presentazione della ricerca:

Presentazione video

Profilo

Argomento di ricerca

Performance/energy optimized allocation for multi kernel applications on multi FPGA platforms

Interessi di ricerca

Big Data, Machine Learning, Neural Networks and Data Science
Electronic devices: modeling and characterization
Modeling, simulation and CAD
VLSI theory, design and applications

Biografia

Junnan Shan received B.S. and M.S. degrees in electronic engineering from Politecnico di Torino, Italy, in 2014 and 2016 respectively, where she is currently pursuing a Ph.D. degree with the Department of Electronics and Telecommunications. Her research interests include energy-efficient hardware acceleration, high-level synthesis, system-level design, and design optimization.

Didattica

Insegnamenti

Corso di laurea magistrale

MostraNascondi A.A. passati

Pubblicazioni

Pubblicazioni durante il dottorato Vedi tutte le pubblicazioni su Porto@Iris