
Dottorando in Ingegneria Elettrica, Elettronica E Delle Comunicazioni , 35o cycle (2019-2022)
Dipartimento di Elettronica e Telecomunicazioni (DET)
Borsista (BE)
Dipartimento di Elettronica e Telecomunicazioni (DET)
Profilo
Dottorato di ricerca
Titolo della tesi
Improving Quality of Results for High-Level Synthesis based FPGA designs
Argomento di ricerca
Design of prefetching cache unit for FPGA-based accelerators
Tutori
Research presentation
Interessi di ricerca
Biografia
Pubblicazioni
Pubblicazioni più recenti Vedi tutte le pubblicazioni su Porto@Iris
- Jamal, MUHAMMAD USMAN; Li, Zhuowei; Lazarescu, MIHAI T.; Lavagno, Luciano (In stampa)
A Graph Neural Network Model for Fast and Accurate Quality of Result Estimation for High-Level Synthesis. In: IEEE ACCESS. ISSN 2169-3536
Contributo su Rivista - Brignone, Giovanni; Jamal, Muhammad Usman; Lazarescu, Mihai T.; Lavagno, Luciano (2022)
Array-specific dataflow caches for high-level synthesis of memory-intensive algorithms on FPGAs. In: IEEE ACCESS, vol. 10, pp. 118858-118877. ISSN 2169-3536
Contributo su Rivista - Marcelli, Andrea; Sanchez, Ernesto; Squillero, Giovanni; Jamal, Muhammad Usman; Imtiaz, ... (2018)
Defeating hardware Trojan in microprocessor cores through software obfuscation. In: IEEE 19th Latin-American Test Symposium (LATS), 2018, pp. 1-6. ISBN: 978-1-5386-1472-3
Contributo in Atti di Convegno (Proceeding)