Assegnista di Ricerca 
Dipartimento di Automatica e Informatica (DAUIN) 
  Docente esterno e/o collaboratore didattico 
Dipartimento di Automatica e Informatica (DAUIN) 
  Didattica
Insegnamenti
Corso di laurea magistrale
- Architetture dei sistemi di elaborazione. A.A. 2025/26, INGEGNERIA INFORMATICA (COMPUTER ENGINEERING). Collaboratore del corso
- Architetture dei sistemi di elaborazione. A.A. 2024/25, INGEGNERIA INFORMATICA (COMPUTER ENGINEERING). Collaboratore del corso
- Computer architectures. A.A. 2024/25, INGEGNERIA INFORMATICA (COMPUTER ENGINEERING). Collaboratore del corso
- Architetture dei sistemi di elaborazione. A.A. 2023/24, INGEGNERIA INFORMATICA (COMPUTER ENGINEERING). Collaboratore del corso
- Architetture dei sistemi di elaborazione. A.A. 2022/23, INGEGNERIA INFORMATICA (COMPUTER ENGINEERING). Collaboratore del corso
Pubblicazioni
Pubblicazioni più recenti Vedi tutte le pubblicazioni su Porto@Iris
-  Filipponi, Gabriele; Schwachhofer, Denis; Angione, Francesco; Bertani, Claudia; ... (In stampa)
 Netlist-Independent Functional Stress Pattern generation strategy for AI HW Accelerators embedded into SoCs. In: IEEE TRANSACTIONS ON COMPUTERS. ISSN 1557-9956
 Contributo su Rivista
-   Kolahimahmoudi, Nima; Insinga, Giorgio; Bernardi, Paolo (2025)
 Extended design and linearity analysis of a 6-bit low-area hybrid ADC design for local system-on-chip measurements. In: MICROPROCESSORS AND MICROSYSTEMS, vol. 118. ISSN 0141-9331
 Contributo su Rivista
-   Insinga, Giorgio (2025)
 Test and diagnosis of memories embedded in Automotive SoCs. relatore: BERNARDI, PAOLO; CANTORO, RICCARDO; , 37. XXXVII Ciclo, P.: 138
 Doctoral Thesis
-   Bernardi, Paolo; Kolahimahmoudi, Nima; Insinga, Giorgio (2024)
 A 6-bit Low-Area Hybrid ADC Design For System-on-Chip Measurements. In: IEEE International conference on Design, Test & Technology of Integrated Systems (DTTIS), Aix-en-Provence (FR), 14-16 October 2024. ISBN: 979-8-3503-6312-8
 Contributo in Atti di Convegno (Proceeding)
-   Bernardi, Paolo; Guerriero, Augusto Maria; Insinga, Giorgio; Paganini, Giovanni; ... (2024)
 Built-In Self-Test Architecture Enabling Diagnosis for Massive Embedded Memory Banks in Large SoCs. In: ELECTRONICS, vol. 13. ISSN 2079-9292
 Contributo su Rivista
Società e imprese
Brevetti e altre proprietà intellettuali
-  Software analisi qualità schede elettroniche. Brevetto nazionale 
 Inventori: Paolo Bernardi Giorgio Insinga