![](https://legacyprod.polito.it/personale/images/sagoma.png)
Dottorando in Ingegneria Elettrica, Elettronica E Delle Comunicazioni , 39o ciclo (2023-2026)
Dipartimento di Elettronica e Telecomunicazioni (DET)
Profilo
Dottorato di ricerca
Argomento di ricerca
EDA, Embedded Machine Learning
Tutori
Interessi di ricerca
Biografia
Didattica
Insegnamenti
Corso di laurea magistrale
- Microelettronica digitale. A.A. 2023/24, INGEGNERIA ELETTRONICA (ELECTRONIC ENGINEERING). Collaboratore del corso
Pubblicazioni
Pubblicazioni più recenti Vedi tutte le pubblicazioni su Porto@Iris
- Lagostina, Lorenzo; Minnella, Filippo; Cortadella, Jordi; Casu, Mario R.; Lazarescu, ... (2024)
Mix & Latch: Comparison With State-of-the-Art Retiming On a RISC-V Benchmark. In: IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, vol. 43, pp. 2229-2233. ISSN 0278-0070
Contributo su Rivista