
Dottorando in Ingegneria Elettrica, Elettronica E Delle Comunicazioni , 39o ciclo (2023-2026)
Dipartimento di Elettronica e Telecomunicazioni (DET)
Docente esterno e/o collaboratore didattico
Dipartimento di Elettronica e Telecomunicazioni (DET)
Profilo
Dottorato di ricerca
Argomento di ricerca
Neural networks HW/SW acceleration targeting CPU, ASIC and FPGA devices
Tutori
Interessi di ricerca
Biografia
Didattica
Insegnamenti
Corso di laurea magistrale
- Edge Computing Systems for AI and ML. A.A. 2024/25, MECHATRONIC ENGINEERING (INGEGNERIA MECCATRONICA). Collaboratore del corso
Corso di laurea di 1° livello
- Progettazione elettronica digitale. A.A. 2024/25, INGEGNERIA INFORMATICA. Collaboratore del corso
Pubblicazioni
Pubblicazioni più recenti Vedi tutte le pubblicazioni su Porto@Iris
- Manca, Edward; Urbinati, Luca; Casu, Mario R. (2024)
STAR: Sum-Together/Apart Reconfigurable Multipliers for Precision-Scalable ML Workloads. In: Design, Automation & Test in Europe Conference & Exhibition (DATE), Valencia (Spain), 25-27 March 2024, pp. 1-6. ISBN: 978-3-9819263-8-5
Contributo in Atti di Convegno (Proceeding) - Manca, Edward; Urbinati, Luca; Casu, Mario R. (2024)
Accelerating Quantized DNN Layers on RISC-V with a STAR MAC Unit. In: 54th Annual Meeting of the Italian Electronics Society, Noto (SR), Italia, September 6-8, 2023, pp. 43-53. ISSN 1876-1100. ISBN: 978-3-031-48710-1
Contributo in Atti di Convegno (Proceeding)